[{"@context":"http:\/\/schema.org\/","@type":"BlogPosting","@id":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/circuit-integre-specifique-de-lapplication-wikipedia\/#BlogPosting","mainEntityOfPage":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/circuit-integre-specifique-de-lapplication-wikipedia\/","headline":"Circuit int\u00e9gr\u00e9 sp\u00e9cifique de l’application – Wikipedia","name":"Circuit int\u00e9gr\u00e9 sp\u00e9cifique de l’application – Wikipedia","description":"before-content-x4 Un Circuit int\u00e9gr\u00e9 sp\u00e9cifique de l’application ( Anglais circuit int\u00e9gr\u00e9 sp\u00e9cifique \u00e0 l’application , ASIC , aussi Puce personnalis\u00e9e","datePublished":"2023-06-09","dateModified":"2023-06-09","author":{"@type":"Person","@id":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/author\/lordneo\/#Person","name":"lordneo","url":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/author\/lordneo\/","image":{"@type":"ImageObject","@id":"https:\/\/secure.gravatar.com\/avatar\/44a4cee54c4c053e967fe3e7d054edd4?s=96&d=mm&r=g","url":"https:\/\/secure.gravatar.com\/avatar\/44a4cee54c4c053e967fe3e7d054edd4?s=96&d=mm&r=g","height":96,"width":96}},"publisher":{"@type":"Organization","name":"Enzyklop\u00e4die","logo":{"@type":"ImageObject","@id":"https:\/\/wiki.edu.vn\/wiki4\/wp-content\/uploads\/2023\/08\/download.jpg","url":"https:\/\/wiki.edu.vn\/wiki4\/wp-content\/uploads\/2023\/08\/download.jpg","width":600,"height":60}},"image":{"@type":"ImageObject","@id":"https:\/\/upload.wikimedia.org\/wikipedia\/commons\/thumb\/d\/dc\/Buffalo_IFC-ILP4_VIA_VT6306.jpg\/220px-Buffalo_IFC-ILP4_VIA_VT6306.jpg","url":"https:\/\/upload.wikimedia.org\/wikipedia\/commons\/thumb\/d\/dc\/Buffalo_IFC-ILP4_VIA_VT6306.jpg\/220px-Buffalo_IFC-ILP4_VIA_VT6306.jpg","height":"165","width":"220"},"url":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/circuit-integre-specifique-de-lapplication-wikipedia\/","wordCount":3406,"articleBody":" (adsbygoogle = window.adsbygoogle || []).push({});before-content-x4Un Circuit int\u00e9gr\u00e9 sp\u00e9cifique de l’application ( Anglais circuit int\u00e9gr\u00e9 sp\u00e9cifique \u00e0 l’application , ASIC , aussi Puce personnalis\u00e9e ) est un circuit \u00e9lectronique r\u00e9alis\u00e9 comme un circuit int\u00e9gr\u00e9. [d’abord] La fonction d’une ASIC ne peut plus \u00eatre modifi\u00e9e, les co\u00fbts de fabrication sont inf\u00e9rieurs \u00e0 des co\u00fbts disponibles \u00e9lev\u00e9s (par exemple, les photom\u00e8res). Les ASIC sont fabriqu\u00e9s dans le monde entier par les exigences des clients et ne leur sont g\u00e9n\u00e9ralement fournis. Cela diff\u00e8re l’ASIC des autres micropuces. Si un composant d\u00e9velopp\u00e9 ASIC est vendu sur le march\u00e9, on parle souvent d’un produit standard sp\u00e9cifique \u00e0 l’application (ASSP). [2] (adsbygoogle = window.adsbygoogle || []).push({});after-content-x4Les Asics purement num\u00e9riques int\u00e8grent un grand nombre de fonctions logiques qui devraient autrement \u00eatre compil\u00e9es \u00e0 partir de divers \u00e9l\u00e9ments de construction standard tels que le processeur, les familles logiques (par exemple 74xx) ou les blocs de construction similaires. Les ASIC de signal mixtes sont constitu\u00e9s de fonctions num\u00e9riques et analogiques. Les circuits analogiques tels que B. Convertisseur analogique-num\u00e9rique, PLLS, amplificateurs \u00e0 faible bruit, conducteurs \u00e0 courant \u00e9lev\u00e9, etc. Technologie cible (taille de la structure). Les ASIC sont principalement utilis\u00e9s pour les r\u00e9ductions de co\u00fbts construites en grande s\u00e9rie. Une grande partie des puces produites aujourd’hui sont sp\u00e9cifiques \u00e0 l’application, comme les processeurs dans les t\u00e9l\u00e9phones mobiles pour le codage des signaux ou la pr\u00e9paration des donn\u00e9es. La diff\u00e9rence entre PLDS et les tableaux de porte programmables sur le terrain est que la fonctionnalit\u00e9 des CI sp\u00e9cifiques \u00e0 l’application doit \u00eatre clairement d\u00e9termin\u00e9e par le fabricant et est donc fermement sp\u00e9cifi\u00e9e. L’utilisateur ne peut plus modifier le circuit interne. Il existe \u00e9galement des variantes ASIC sur lesquelles les microprocesseurs ou les processeurs de signaux sont int\u00e9gr\u00e9s ( Syst\u00e8me sur puce ), ce qui signifie qu’une certaine flexibilit\u00e9 pour l’utilisateur peut \u00eatre r\u00e9alis\u00e9e via le logiciel qui expire dessus. De la conception \u00e0 la v\u00e9rification \u00e0 la production d’ASICS, EDA Software (EDA = Automatisation de la conception \u00e9lectronique ) utilis\u00e9. (adsbygoogle = window.adsbygoogle || []).push({});after-content-x4CPUS [ Modifier | Modifier le texte source ]] Les processeurs (Intel Pentium, AMD Athlon, etc.), en revanche, sont des “circuits int\u00e9gr\u00e9s universels” qui peuvent ma\u00eetriser une vari\u00e9t\u00e9 de t\u00e2ches diff\u00e9rentes. Cependant, cela a l’inconv\u00e9nient que ces t\u00e2ches ne sont pas trait\u00e9es aussi de mani\u00e8re optimale que possible: la consommation d’\u00e9nergie, la surface de la puce, la fr\u00e9quence de l’horloge et d’autres param\u00e8tres cibles sont plus \u00e9lev\u00e9s dans certaines applications qu’avec un bloc de construction sp\u00e9cialis\u00e9, le d\u00e9bit de donn\u00e9es est g\u00e9n\u00e9ralement plus bas. UNE GORG\u00c9E [ Modifier | Modifier le texte source ]] Un cas particulier d’un processeur qui est con\u00e7u ou optimis\u00e9 pour une t\u00e2che sp\u00e9cifique est appel\u00e9 Processeur d’instructions sp\u00e9cifique \u00e0 l’application (Une gorg\u00e9e). En r\u00e8gle g\u00e9n\u00e9rale, ces appareils sont \u00e9galement des SOC. [3] Les premiers fabricants d’ASIC incluent VLSI Technology et LSI Logic, qui mettent en \u0153uvre \u00e9conomiquement les nouveaux concepts et m\u00e9thodes CAE assist\u00e9s par ordinateur de Carver Mead et Lynn Conway. [4] Au cours du d\u00e9veloppement de l’industrie des semi-conducteurs, de nombreuses conceptions ASIC pourraient \u00e9galement \u00eatre r\u00e9alis\u00e9es sur les FPGA. [5] [6] Diverses solutions sont disponibles pour les ASIC sur le march\u00e9. Les concepts peuvent \u00eatre \u00e0 peu pr\u00e8s divis\u00e9s en groupes suivants: [7] [8] (adsbygoogle = window.adsbygoogle || []).push({});after-content-x4ASIC enti\u00e8rement sp\u00e9cifique au client: utilisation de blocs logiques sp\u00e9cifiques au client dont la conception est effectu\u00e9e par le client au niveau du transistor. Ceux-ci sont plac\u00e9s et li\u00e9s sp\u00e9cifiquement pour le produit, donc tous les niveaux de structuration sont sp\u00e9cifiques au produit. En partie ASIC sp\u00e9cifique au client: comment l’ASIC sp\u00e9cifique au client compl\u00e8te enti\u00e8rement les cellules standard ou macro du fabricant (par exemple les blocs SRAM). ASIC de cellules standard: une conception de circuit sp\u00e9cifique au client uniquement compos\u00e9 de cellules logiques fournies par le fabricant Megazelle-asic: ils sont similaires \u00e0 l’ASIC cellulaire standard, mais ils sont beaucoup plus complexes et plus grands. Habituellement, ils remplissent des fonctions standard, par exemple B. RAM BLOCS, CODE MPEG Gate Array-asic: porte ou cellules standard pr\u00e9configur\u00e9es qui ne sont li\u00e9es qu’au niveau de m\u00e9tallisation \u00e0 la demande du client.SEA-OF-GATES-ASIC: Ils sont similaires aux tableaux de porte, mais ont plusieurs niveaux de m\u00e9tallisation (sp\u00e9cifiques au client), ce qui permet une interconnexion plus complexe des cellules et des arrangements de transistor plus dense. Ces groupes ont en commun qu’au moins une partie plus ou moins importante des circuits est d\u00e9termin\u00e9e avec la fabrication en fonction des exigences du client. Ils diff\u00e8rent en termes d’options de configuration possibles du client, des exigences de l’espace, du bo\u00eetier disponible, de la complexit\u00e9 du circuit, de la vitesse de commutation, de la consommation d’\u00e9nergie, etc. ce qui se refl\u00e8te finalement dans les co\u00fbts de la production ou de la puce individuelle. Les personnes largement pr\u00e9fabriqu\u00e9es sont l’une des options les moins ch\u00e8res pour fabriquer l’ASIC. Cependant, ils n’ont pas d’optimisation pour l’application correspondante. L’ASIC enti\u00e8rement sp\u00e9cifique au client, en revanche, est optimis\u00e9 pour l’application respective (g\u00e9n\u00e9ralement avec le client) et le choix correspondant de la technologie de fabrication. Cependant, ils n\u00e9cessitent des efforts tr\u00e8s \u00e9lev\u00e9s dans la cr\u00e9ation et la v\u00e9rification. De plus, les FPGA sont parfois appel\u00e9s ASIC. Un FPGA se connecte g\u00e9n\u00e9ralement que le circuit sp\u00e9cifique au client n’est introduit que dans le composant du client. Cependant, il existe \u00e9galement une FPGA partiellement adapt\u00e9e \u00e0 la demande du client, dans laquelle certains assemblages re\u00e7oivent d\u00e9j\u00e0 des ajustements sp\u00e9cifiques au client dans la production. Cela restreint g\u00e9n\u00e9ralement le domaine d’utilisation du FPGA sp\u00e9cifique au client, mais permet des circuits plus rapides et moins chers pour l’application correspondante. En raison de l’adaptation de son architecture, les ASIC fonctionnent tr\u00e8s efficacement et beaucoup plus rapidement qu’une impl\u00e9mentation fonctionnelle par un logiciel dans un microcontr\u00f4leur. Dans un smartphone, par exemple, cela a l’avantage que u. La consommation d’\u00e9lectricit\u00e9 est r\u00e9duite (termes de batterie plus \u00e9lev\u00e9s), avec l’augmentation de la puissance de calcul. Comme exemple moderne, le processeur M1 optimis\u00e9 d’Apple est mentionn\u00e9 ici ou historiquement les processeurs de l’ancien centaure (qui fait partie de Via depuis 1999). [9] [dix] En raison de leur exclusivit\u00e9, les ASIC emp\u00eachent les r\u00e9pliques (avantage pour le fabricant). [11] [douzi\u00e8me] Les ASIC sont souvent un probl\u00e8me majeur pour les amateurs et les ateliers de service, car ils ne sont g\u00e9n\u00e9ralement plus produits apr\u00e8s la production d’un appareil. Une fois les stocks restants utilis\u00e9s, une r\u00e9paration n’est g\u00e9n\u00e9ralement possible qu’en supprimant les ASIC des appareils avec d’autres d\u00e9fauts. Les grands inconv\u00e9nients des ASIC sont les co\u00fbts d’investissement \u00e9lev\u00e9s, en particulier pour les petites et moyennes quantit\u00e9s et, dans tous les cas, le temps de d\u00e9veloppement plus long par rapport \u00e0 une solution de la m\u00eame t\u00e2che avec des composants discrets et des CI standard ou avec des composants programmables tels que les FPGA. Les ASIC sont utilis\u00e9s dans de nombreux appareils \u00e9lectroniques diff\u00e9rents, du r\u00e9veil radio aux ordinateurs \u00e0 haute performance. La raison du d\u00e9veloppement de ces CI, qui est souvent con\u00e7ue uniquement pour une seule s\u00e9rie de mod\u00e8les sp\u00e9cifique, est les \u00e9conomies de co\u00fbts par rapport \u00e0 la structure avec des modules standard, en particulier avec des nombres de production \u00e9lev\u00e9s. Au d\u00e9but des circuits int\u00e9gr\u00e9s, les ASIC \u00e9taient une alternative \u00e0 la mise en \u0153uvre de transistors individuels ou de blocs TTL. Les ASIC num\u00e9riques sont des CI qui ont \u00e9t\u00e9 con\u00e7us dans un but sp\u00e9cial. La plupart de ces \u00e9l\u00e9ments constitutifs fonctionnent, soit l’espace, la consommation, le co\u00fbt ou les performances optimis\u00e9es. Exemples: \u2191 Leonhard Stiny: Blocs de construction int\u00e9gr\u00e9s sp\u00e9cifiques de l’application . Dans: Composants \u00e9lectroniques actifs . Springer Specialist Media Wiesbaden, Wiesbaden 2019, ISBN 978-3-658-24751-5, S. 627\u2013676 , est ce que je: 10 1007 \/ 978-3-658-24752-2_11 ( Springer.com [Consult\u00e9 le 27 d\u00e9cembre 2022]). \u2191 Max Maxfield: ASIC vs ASSP vs SOC vs FPGA – Quelle est la diff\u00e9rence? Dans: Ee fois. 23. juin 2014 consult\u00e9 le 14 d\u00e9cembre 2022 (Anglais). \u2191 Chuck Byers: Le processeur ASIC innovant pilote les performances du serveur d’enregistrement. EE Times, 1er d\u00e9cembre 2022, consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais). \u2191 Paul McLellan: Une br\u00e8ve histoire de l’ASIC, partie I. Dans: Semiwiki. 21. ao\u00fbt 2012, consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais am\u00e9ricain). \u2191 Paul McLellan: Une br\u00e8ve histoire de l’ASIC, partie II. Dans: Semiwiki. 23. ao\u00fbt 2012, consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais am\u00e9ricain). \u2191 Stephen M. Trimberger: Trois \u00e2ges des FPGA: une r\u00e9trospective sur les trente premi\u00e8res ann\u00e9es de la technologie FPGA . Dans: Actes de l’IEEE . Groupe 103 , Non. 3 , Mars 2015, ISSN 0018-9219 , S. 318\u2013331 , est ce que je: 10.1109 \/ jproc.2015.2392104 (Anglais, Ieee.org [Consult\u00e9 le 27 d\u00e9cembre 2022]). \u2191 \u00c9lectronique du lexique et micro\u00e9lectronique . Deuxi\u00e8mement, \u00e9dition mise \u00e0 jour et \u00e9largie. Springer, Berlin \/ Heidelberg 1993, ISBN 3-642-58006-8, mot-cl\u00e9: ASIC , S. 45\u201346 . \u2191 S. K. Tewksbury: Circuits int\u00e9gr\u00e9s sp\u00e9cifiques \u00e0 l’application . Dans: Richard C. Dorf (\u00e9d.): Le manuel de g\u00e9nie \u00e9lectrique . 2e \u00e9dition. CRC Press, Boca Raton 1997, ISBN 0-8493-8574-1. \u2191 Technologie Centaur. 1. avril 2010, consult\u00e9 le 27 d\u00e9cembre 2022 . \u2191 Isaiah – Microarchitectures – via les technologies – Wikichip. Consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais). \u2191 Bob Frostholm: Utilisez des Asics analogiques pour \u00e9liminer la menace pos\u00e9e par les puces contrefaites. Dans: Anysicicon. 13 mars 2017, consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais am\u00e9ricain). \u2191 Les 5 principales pi\u00e8ces les plus contrefaites repr\u00e9sentent un d\u00e9fi potentiel de 169 milliards de dollars pour le march\u00e9 mondial des semi-conducteurs. Dans: ElectronicDesign. Endavor Business Media, 6 juin 2012, consult\u00e9 le 27 d\u00e9cembre 2022 (Anglais). (adsbygoogle = window.adsbygoogle || []).push({});after-content-x4"},{"@context":"http:\/\/schema.org\/","@type":"BreadcrumbList","itemListElement":[{"@type":"ListItem","position":1,"item":{"@id":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/#breadcrumbitem","name":"Enzyklop\u00e4die"}},{"@type":"ListItem","position":2,"item":{"@id":"https:\/\/wiki.edu.vn\/all2fr\/wiki1\/circuit-integre-specifique-de-lapplication-wikipedia\/#breadcrumbitem","name":"Circuit int\u00e9gr\u00e9 sp\u00e9cifique de l’application – Wikipedia"}}]}]